ADC 部分

[ << USRP 母板 | ^ USRP简介 ^ | DAC 部分 >> ]

母板上有四路高速 12 位 AD 转换器。采样速率可达 64MS/s。理论上,它的带宽可达 32MHz。AD 转换器允许的带通采样信号可达 200MHz。如果容忍损失一些分贝的话,它的中频频率可高达 500 MHz。然而,如果对载波带中频的信号采样大于 32MHz,波形便会产生混叠aliasing)失真,因此有价值的带宽便是处于 -32 MHz 到 32 MHz 之间。明了这点很有意义,例如不必依赖射频前端去听 FM 电台。总之被采样的信号频率越高,jitter)致其信噪比(SNR)越低。100 MHz 是推荐的上限值。

ADCs 峰值对峰值的量程范围是 2V,输入是阻值为 50 欧姆的差分输入,其功率为 10 mW 或 10 dBm 。它有一个位于 ADCs 流程前的可编程增益放大器(PGA),其目的是在信号微弱的情况下,放大其信号以便有效的利用整个 ADCs 的量程。 PGA 最大可达 20dB。如果把其(PGA)增益设定为零,满量程的输入便是峰值到峰值 2V 差分信号;如果把其增益设定为 20 dB, 仅仅 0.2 V p-p 的差分输入便可达其满量程。 PGA 是可编程的。

如果信号是交流耦合的,便不必提供直流偏置只需把内部缓冲打开即可。它便可提供大概 2V 的偏置。如果信号是直流耦合的,在输入的正负两端必须提供一个 VCC/2(1.65V)的直流偏置,而且其内部缓存必须关闭。最后,ADC VREF 提供的基准电压是精的 1V。




[ << USRP 母板 | ^ USRP简介 ^ | DAC部分 >> ]








注:ADC Section(原文出处,翻译整理仅供参考!)